扬州yy房产网

 找回密码
 立即注册

QQ登录

只需一步,快速开始

搜索
查看: 734|回复: 0
打印 上一主题 下一主题

揭秘!百兆赫兹的电源去耦如何hold住Gbps的高速信号

[复制链接]
跳转到指定楼层
楼主
发表于 2020-3-12 19:21:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
    高速先生经常被问到这样的问题:信号速率早已达到了Gbps的量级,为何电源其实,仿真攻城狮只让你看到100MHz也是为了你好,因为根据板级电容配置如果你坚持要看更高的频段,你会看到这样的景象:板级电容的PDN阻抗随着频电容数量没错,容值没问题,封装大小也没毛病,跟layout攻城狮说了很多结论确实很残酷,让你出离了愤怒,你可能需要时间接受。但是,如果高速先生告在解决你的困惑之前,让我们先回到最基本的问题,搞懂电源去耦设计中的目标阻重点来了,前文一直聊的是板级的PDN阻抗,而系统级的PDN阻抗,除了板级具体说来就是,直流至百KHz左右的频段主要依赖电源输出模块(VRM)的稳困惑你的两个问题终于有了答案:第一个问题,大部分的电源仿真报告里的PDN



一博科技自媒体高速先生原创文  | 姜杰


高速先生經常被问到这样的問题:信号速率早已达到了Gbps的量級,为何电源仿真报告里的PDN阻抗(如下圖示紅色曲线,横坐标的单位是MHz)大部分还只看到100MHz?超過100MHz的高頻電源纹波超標肿么辦?不会對高速信号产生干扰吗?

   
1 小時前 上传

先回答最后一個问题,高频段的电源纹波超标当然会对高速信號產生干扰,不过,大多数时候只关注百兆赫兹内PDN阻抗的做法也是没問题的,是不是有点暈?

其实,仿真攻城狮只让你看到100MHz也是为了你好,因为根據板級电容配置的阻抗特点,高频段的PDN阻抗(如下图蓝色阻抗线,注意,橫坐標的单位是GHz)在你看不到的频段里(高于100MHz)放飞了自我,遠远超出了目标阻抗(如下图绿色虚線0.0135ohm)的要求,怕你看到会上火。

   
1 小時前 上傳

如果你坚持要看更高的频段,你会看到这样的景象:板级電容的PDN阻抗隨着频率增加而一路飄高,阻抗曲线在高频段的抖動比你此刻的心电图还厉害。我猜你会怒不可遏的揪住仿真攻城狮的领子咆哮:老子按芯片手冊加的电容,怎么会跑成这個鬼样子?!

   
1 小时前 上传

电容数量沒錯,容值没問题,封装大小也没毛病,跟layout攻城獅說了很多好话,他加的也很辛苦,大家都了解,可是板级电容的PDN阻抗随频率增加的变化趨势就是这样的,因為高频段的电源去耦不归你加的這些电容管。

   
1 小時前 上传

結论確实很残酷,让你出离了愤怒,你可能需要时间接受。但是,如果高速先生告訴你,PDN在高頻段的实际阻抗并沒有你看到的那么糟,因为PDN系统级的去耦除了板级电容,还要考虑封裝内电容去耦(OPD,On-Package Decap)和片上电容(ODC,On-Die Caps),看到这里,你会不会先松了一口气,继而又觉得很茫然?

   
1 小时前 上传
在解决你的困惑之前,让我们先回到最基本的问题,搞懂电源去耦設計中的目标阻抗是怎么回事?所謂目標阻抗(Ztarget),即在满足負載最大瞬态电流需求、且电压变化不超过最大允许波动范围(Allowed ripple)的情況下,电源分配网络(PDN)自身阻抗的最大值。简单来说,就是通过合理的电容配置,在尽量宽的频段内保持PDN的阻抗低于目标阻抗,从而使電源的纹波滿足要求。計算公式如下:

   
1 小時前 上传

芯片手册推荐的电容配置通常会把电容的数量、容值、封裝、品牌甚至Layout指導都给你安排的明明白白的。

   
1 小时前 上传

綜合考慮板上不同容值的電容在不同頻段的去耦作用,板级电容整體的PDN阻抗通常长成下图红色曲线的樣子。

   
1 小時前 上传

重点来了,前文一直聊的是板級的PDN阻抗,而系统级的PDN阻抗,除了板級,还包括芯片封装内的部分。问題的关鍵就在于板级電容和芯片内的去耦頻段各有侧重。

具体说来就是,直流至百KHz左右的頻段主要依赖電源输出模块(VRM)的穩定性;百KHz到百MHz的频段靠板级电容(PCB Caps,包括Bulk caps及Local caps)进行去耦,虽然不同容值的电容负責不同的频段,但整体由于安装電感的影响,板级電容的去耦频段一般局限在百MHz以内;更高频段的电源去耦则通常在芯片内部完成,主要依靠封装内的电容及片上电容,而這兩个电容參数涉及芯片内部的构造,一般需要芯片厂商提供。

   
1 小時前 上传
困惑你的两個问题終于有了答案:第一個问题,大部分的电源仿真報告里的PDN阻抗只看到100MHz,是因为你所提供的板级电容配置只能在百MHz之内的频段起作用,部分芯片由于封装内的电容去耦比較给力,甚至只要求封装外的板上电容只负责20MHz以内的频段(具体要参考芯片手册);第二個问题,高频段的电源噪声腫么办?主要依靠封装内的电容去耦和片上電容的作用。比如,下图所示的某芯片电源在考虑厂商提供的OPD和ODC前后的PDN阻抗曲线对比。可以看到,考虑了芯片內的电容参数之后,红色的PDN阻抗曲线在高頻段被控制在合理的范圍之内并一路走低,形勢可喜,令人欣慰。


   
1 小時前 上传



分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
收藏收藏 分享分享
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

手机版|联系我们|扬州房产网

GMT+8, 2024-4-19 11:04 , Processed in 0.156250 second(s), 18 queries .

Powered by Discuz! X3

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表