在PCB设计中,对于强干扰信号线和对干扰很敏感的信号线产生的串扰,会存在所以在时钟走线、差分线、视频、音频,复位线,以及其他系统关键电路等,多个3W原则是指多个高速信号线长距离走线的时候,其间距应该遵循3W原则,例如
在PCB设计中,对于强干扰信号线和对干擾很敏感的信號线产生的串扰,會存在于走線之間,这种不良影响不仅与时钟或周期信号有关,而且也會对系统中其他的重要走线,数據线、地址线、控制线和IO产生影响。问題的大多数来自时钟和周期信号,它們間的串擾將引起其他部分的功能性问題。
3W原则的概念
所以在时钟走线、差分線、视頻、音频,复位线,以及其他系统关鍵电路等,多個高速信號线長距离走线的时,为了减少线与线之间的串擾,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持大部分电场不互相干擾,這就是3W规则。如下图所示。
满足3W原則能使信號间的串扰减少70%,而满足10W则能使信号间的串扰減少近98%.
3W原则成立条件
3W原則虽然易记,但要強调一点,這个原则成立是有先前條件的。
從串扰成因的物理意义考量,要有效防止串擾,该間距与叠层高度、导线线宽相关。
对于四層板,走线与参考平面高度距离(5~10mils),3W是够了;
但兩层板,走線與參考层高度距离(45~55mils),3W对高速信号走线可能不夠。
3W原則一般是在50欧姆特征阻抗传输線条件下成立。
3W原则是指多个高速信号线长距离走线的时候,其間距应该遵循3W原则,例如时钟线,差分线,视频、音频信号线,复位信号線及其他系統关键电路需要遵循3W原则,而并不是板上所有的布线都要強制符合3W原则。
来源:网络,如侵删
|